Searched refs:_numSrcRegs (Results 1 - 10 of 10) sorted by relevance

/gem5/src/arch/power/insts/
H A Dfloating.cc48 if (_numSrcRegs > 0) {
53 if (_numSrcRegs > 1) {
H A Dmisc.cc48 if (_numSrcRegs > 0) {
53 if (_numSrcRegs > 1) {
H A Dinteger.cc68 if (_numSrcRegs > 0 && printSrcs) {
73 if (_numSrcRegs > 1 && printSecondSrc) {
92 if (!myMnemonic.compare("addi") && _numSrcRegs == 0) {
94 } else if (!myMnemonic.compare("addis") && _numSrcRegs == 0) {
105 if (_numSrcRegs > 0) {
132 if (_numSrcRegs > 0) {
159 if (_numSrcRegs > 0) {
H A Dbranch.cc156 uint32_t regVal = tc->readIntReg(_srcRegIdx[_numSrcRegs - 1].index());
/gem5/src/arch/sparc/insts/
H A Dbranch.cc52 printRegArray(response, _srcRegIdx, _numSrcRegs);
53 if (_numDestRegs && _numSrcRegs)
66 printRegArray(response, _srcRegIdx, _numSrcRegs);
67 if (_numSrcRegs > 0)
H A Dinteger.cc62 if (_numSrcRegs > 0 && _srcRegIdx[0].index() == 0) {
90 printRegArray(response, _srcRegIdx, _numSrcRegs);
91 if (_numDestRegs && _numSrcRegs)
105 printRegArray(response, _srcRegIdx, _numSrcRegs);
106 if (_numSrcRegs > 0)
H A Dstatic_inst.cc85 if (_numSrcRegs > reg)
260 if (_numSrcRegs > 0)
262 if (_numSrcRegs > 1) {
270 if (_numSrcRegs > 0)
/gem5/src/arch/riscv/insts/
H A Dstandard.cc61 if (_numSrcRegs > 0)
/gem5/src/cpu/
H A Dstatic_inst.hh103 int8_t _numSrcRegs; member in class:StaticInst
133 int8_t numSrcRegs() const { return _numSrcRegs; }
264 : _opClass(__opClass), _numSrcRegs(0), _numDestRegs(0),
/gem5/src/arch/x86/insts/
H A Dstatic_inst.cc111 if (_numSrcRegs > reg)

Completed in 12 milliseconds