config.ini revision 10242:cb4e86c17767
111384Ssteve.reinhardt@amd.com[root]
211384Ssteve.reinhardt@amd.comtype=Root
38464SN/Achildren=system
48464SN/Aeventq_index=0
57860SN/Afull_system=false
611960Sgabeblack@google.comsim_quantum=0
711960Sgabeblack@google.comtime_sync_enable=false
811960Sgabeblack@google.comtime_sync_period=100000000000
911954Sgabeblack@google.comtime_sync_spin_threshold=100000000
1010798Ssteve.reinhardt@amd.com
117860SN/A[system]
1210798Ssteve.reinhardt@amd.comtype=System
1310798Ssteve.reinhardt@amd.comchildren=clk_domain cpu cpu_clk_domain membus physmem voltage_domain
1410798Ssteve.reinhardt@amd.comboot_osflags=a
1510798Ssteve.reinhardt@amd.comcache_line_size=64
1610798Ssteve.reinhardt@amd.comclk_domain=system.clk_domain
1710798Ssteve.reinhardt@amd.comeventq_index=0
1810798Ssteve.reinhardt@amd.cominit_param=0
1910798Ssteve.reinhardt@amd.comkernel=
2010798Ssteve.reinhardt@amd.comload_addr_mask=1099511627775
2110798Ssteve.reinhardt@amd.comload_offset=0
2210798Ssteve.reinhardt@amd.commem_mode=timing
2310798Ssteve.reinhardt@amd.commem_ranges=
2410798Ssteve.reinhardt@amd.commemories=system.physmem
2510798Ssteve.reinhardt@amd.comnum_work_ids=16
2610798Ssteve.reinhardt@amd.comreadfile=
2710798Ssteve.reinhardt@amd.comsymbolfile=
2810798Ssteve.reinhardt@amd.comwork_begin_ckpt_count=0
2910798Ssteve.reinhardt@amd.comwork_begin_cpu_id_exit=-1
3010798Ssteve.reinhardt@amd.comwork_begin_exit_count=0
3110798Ssteve.reinhardt@amd.comwork_cpus_ckpt_count=0
3210798Ssteve.reinhardt@amd.comwork_end_ckpt_count=0
3310798Ssteve.reinhardt@amd.comwork_end_exit_count=0
3410798Ssteve.reinhardt@amd.comwork_item_id=-1
3510798Ssteve.reinhardt@amd.comsystem_port=system.membus.slave[0]
3610798Ssteve.reinhardt@amd.com
3710798Ssteve.reinhardt@amd.com[system.clk_domain]
3810798Ssteve.reinhardt@amd.comtype=SrcClockDomain
3910798Ssteve.reinhardt@amd.comclock=1000
4010798Ssteve.reinhardt@amd.comeventq_index=0
4110798Ssteve.reinhardt@amd.comvoltage_domain=system.voltage_domain
4210798Ssteve.reinhardt@amd.com
4310798Ssteve.reinhardt@amd.com[system.cpu]
4410798Ssteve.reinhardt@amd.comtype=DerivO3CPU
4510798Ssteve.reinhardt@amd.comchildren=branchPred checker dcache dstage2_mmu dtb fuPool icache interrupts isa istage2_mmu itb l2cache toL2Bus tracer workload
4610798Ssteve.reinhardt@amd.comLFSTSize=1024
4710798Ssteve.reinhardt@amd.comLQEntries=32
4810798Ssteve.reinhardt@amd.comLSQCheckLoads=true
4910798Ssteve.reinhardt@amd.comLSQDepCheckShift=4
5010798Ssteve.reinhardt@amd.comSQEntries=32
5110798Ssteve.reinhardt@amd.comSSITSize=1024
5210798Ssteve.reinhardt@amd.comactivity=0
5310798Ssteve.reinhardt@amd.combackComSize=5
5410798Ssteve.reinhardt@amd.combranchPred=system.cpu.branchPred
5510798Ssteve.reinhardt@amd.comcachePorts=200
5610798Ssteve.reinhardt@amd.comchecker=system.cpu.checker
5710798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
5810798Ssteve.reinhardt@amd.comcommitToDecodeDelay=1
5910798Ssteve.reinhardt@amd.comcommitToFetchDelay=1
6010798Ssteve.reinhardt@amd.comcommitToIEWDelay=1
6110798Ssteve.reinhardt@amd.comcommitToRenameDelay=1
6210798Ssteve.reinhardt@amd.comcommitWidth=8
6310798Ssteve.reinhardt@amd.comcpu_id=0
6410798Ssteve.reinhardt@amd.comdecodeToFetchDelay=1
6510798Ssteve.reinhardt@amd.comdecodeToRenameDelay=1
6610798Ssteve.reinhardt@amd.comdecodeWidth=8
6710798Ssteve.reinhardt@amd.comdispatchWidth=8
6810798Ssteve.reinhardt@amd.comdo_checkpoint_insts=true
6910798Ssteve.reinhardt@amd.comdo_quiesce=true
7010798Ssteve.reinhardt@amd.comdo_statistics_insts=true
7110798Ssteve.reinhardt@amd.comdstage2_mmu=system.cpu.dstage2_mmu
7210798Ssteve.reinhardt@amd.comdtb=system.cpu.dtb
7310798Ssteve.reinhardt@amd.comeventq_index=0
7410798Ssteve.reinhardt@amd.comfetchBufferSize=64
7510798Ssteve.reinhardt@amd.comfetchToDecodeDelay=1
7610798Ssteve.reinhardt@amd.comfetchTrapLatency=1
7710798Ssteve.reinhardt@amd.comfetchWidth=8
7810798Ssteve.reinhardt@amd.comforwardComSize=5
7910798Ssteve.reinhardt@amd.comfuPool=system.cpu.fuPool
8010798Ssteve.reinhardt@amd.comfunction_trace=false
8110798Ssteve.reinhardt@amd.comfunction_trace_start=0
8210798Ssteve.reinhardt@amd.comiewToCommitDelay=1
8310798Ssteve.reinhardt@amd.comiewToDecodeDelay=1
8410798Ssteve.reinhardt@amd.comiewToFetchDelay=1
8510798Ssteve.reinhardt@amd.comiewToRenameDelay=1
8610798Ssteve.reinhardt@amd.cominterrupts=system.cpu.interrupts
8710798Ssteve.reinhardt@amd.comisa=system.cpu.isa
8810798Ssteve.reinhardt@amd.comissueToExecuteDelay=1
8910798Ssteve.reinhardt@amd.comissueWidth=8
9010798Ssteve.reinhardt@amd.comistage2_mmu=system.cpu.istage2_mmu
9110798Ssteve.reinhardt@amd.comitb=system.cpu.itb
9210798Ssteve.reinhardt@amd.commax_insts_all_threads=0
9310798Ssteve.reinhardt@amd.commax_insts_any_thread=0
9410798Ssteve.reinhardt@amd.commax_loads_all_threads=0
9510798Ssteve.reinhardt@amd.commax_loads_any_thread=0
9610798Ssteve.reinhardt@amd.comneedsTSO=false
9710798Ssteve.reinhardt@amd.comnumIQEntries=64
9810798Ssteve.reinhardt@amd.comnumPhysCCRegs=0
9910798Ssteve.reinhardt@amd.comnumPhysFloatRegs=256
10010798Ssteve.reinhardt@amd.comnumPhysIntRegs=256
10110798Ssteve.reinhardt@amd.comnumROBEntries=192
10210798Ssteve.reinhardt@amd.comnumRobs=1
10310798Ssteve.reinhardt@amd.comnumThreads=1
10410798Ssteve.reinhardt@amd.comprofile=0
10510798Ssteve.reinhardt@amd.comprogress_interval=0
10610798Ssteve.reinhardt@amd.comrenameToDecodeDelay=1
10710798Ssteve.reinhardt@amd.comrenameToFetchDelay=1
10810798Ssteve.reinhardt@amd.comrenameToIEWDelay=2
10910798Ssteve.reinhardt@amd.comrenameToROBDelay=1
11010798Ssteve.reinhardt@amd.comrenameWidth=8
11110798Ssteve.reinhardt@amd.comsimpoint_start_insts=
11210798Ssteve.reinhardt@amd.comsmtCommitPolicy=RoundRobin
11310798Ssteve.reinhardt@amd.comsmtFetchPolicy=SingleThread
11410798Ssteve.reinhardt@amd.comsmtIQPolicy=Partitioned
11510798Ssteve.reinhardt@amd.comsmtIQThreshold=100
11610798Ssteve.reinhardt@amd.comsmtLSQPolicy=Partitioned
11710798Ssteve.reinhardt@amd.comsmtLSQThreshold=100
11810798Ssteve.reinhardt@amd.comsmtNumFetchingThreads=1
11910798Ssteve.reinhardt@amd.comsmtROBPolicy=Partitioned
12010798Ssteve.reinhardt@amd.comsmtROBThreshold=100
12110798Ssteve.reinhardt@amd.comsocket_id=0
12210798Ssteve.reinhardt@amd.comsquashWidth=8
12310798Ssteve.reinhardt@amd.comstore_set_clear_period=250000
12410798Ssteve.reinhardt@amd.comswitched_out=false
12510798Ssteve.reinhardt@amd.comsystem=system
12610798Ssteve.reinhardt@amd.comtracer=system.cpu.tracer
12710798Ssteve.reinhardt@amd.comtrapLatency=13
12810798Ssteve.reinhardt@amd.comwbDepth=1
12910798Ssteve.reinhardt@amd.comwbWidth=8
13010798Ssteve.reinhardt@amd.comworkload=system.cpu.workload
13110798Ssteve.reinhardt@amd.comdcache_port=system.cpu.dcache.cpu_side
13210798Ssteve.reinhardt@amd.comicache_port=system.cpu.icache.cpu_side
13310798Ssteve.reinhardt@amd.com
13410798Ssteve.reinhardt@amd.com[system.cpu.branchPred]
13510798Ssteve.reinhardt@amd.comtype=BranchPredictor
13610798Ssteve.reinhardt@amd.comBTBEntries=4096
13710798Ssteve.reinhardt@amd.comBTBTagSize=16
13810798Ssteve.reinhardt@amd.comRASSize=16
13910798Ssteve.reinhardt@amd.comchoiceCtrBits=2
14010798Ssteve.reinhardt@amd.comchoicePredictorSize=8192
14110798Ssteve.reinhardt@amd.comeventq_index=0
14210798Ssteve.reinhardt@amd.comglobalCtrBits=2
14310798Ssteve.reinhardt@amd.comglobalPredictorSize=8192
14410798Ssteve.reinhardt@amd.cominstShiftAmt=2
14510798Ssteve.reinhardt@amd.comlocalCtrBits=2
14610798Ssteve.reinhardt@amd.comlocalHistoryTableSize=2048
14710798Ssteve.reinhardt@amd.comlocalPredictorSize=2048
14810798Ssteve.reinhardt@amd.comnumThreads=1
14910798Ssteve.reinhardt@amd.compredType=tournament
15010798Ssteve.reinhardt@amd.com
15110798Ssteve.reinhardt@amd.com[system.cpu.checker]
15210798Ssteve.reinhardt@amd.comtype=O3Checker
15310798Ssteve.reinhardt@amd.comchildren=dstage2_mmu dtb isa istage2_mmu itb tracer
15410798Ssteve.reinhardt@amd.comchecker=Null
15510798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
15610798Ssteve.reinhardt@amd.comcpu_id=0
15710798Ssteve.reinhardt@amd.comdo_checkpoint_insts=true
15810798Ssteve.reinhardt@amd.comdo_quiesce=true
15910798Ssteve.reinhardt@amd.comdo_statistics_insts=true
16010798Ssteve.reinhardt@amd.comdstage2_mmu=system.cpu.checker.dstage2_mmu
16110798Ssteve.reinhardt@amd.comdtb=system.cpu.checker.dtb
16210798Ssteve.reinhardt@amd.comeventq_index=0
16310798Ssteve.reinhardt@amd.comexitOnError=false
16410798Ssteve.reinhardt@amd.comfunction_trace=false
16510798Ssteve.reinhardt@amd.comfunction_trace_start=0
16610798Ssteve.reinhardt@amd.cominterrupts=Null
16710798Ssteve.reinhardt@amd.comisa=system.cpu.checker.isa
16810798Ssteve.reinhardt@amd.comistage2_mmu=system.cpu.checker.istage2_mmu
16910798Ssteve.reinhardt@amd.comitb=system.cpu.checker.itb
17010798Ssteve.reinhardt@amd.commax_insts_all_threads=0
17110798Ssteve.reinhardt@amd.commax_insts_any_thread=0
17210798Ssteve.reinhardt@amd.commax_loads_all_threads=0
17310798Ssteve.reinhardt@amd.commax_loads_any_thread=0
17410798Ssteve.reinhardt@amd.comnumThreads=1
17510798Ssteve.reinhardt@amd.comprofile=0
17610798Ssteve.reinhardt@amd.comprogress_interval=0
17710798Ssteve.reinhardt@amd.comsimpoint_start_insts=
17810798Ssteve.reinhardt@amd.comsocket_id=0
17910798Ssteve.reinhardt@amd.comswitched_out=false
18010798Ssteve.reinhardt@amd.comsystem=system
18110798Ssteve.reinhardt@amd.comtracer=system.cpu.checker.tracer
18210798Ssteve.reinhardt@amd.comupdateOnError=true
18310798Ssteve.reinhardt@amd.comwarnOnlyOnLoadError=true
18410798Ssteve.reinhardt@amd.comworkload=system.cpu.workload
18510798Ssteve.reinhardt@amd.com
18610798Ssteve.reinhardt@amd.com[system.cpu.checker.dstage2_mmu]
18710798Ssteve.reinhardt@amd.comtype=ArmStage2MMU
18810798Ssteve.reinhardt@amd.comchildren=stage2_tlb
18910798Ssteve.reinhardt@amd.comeventq_index=0
19010798Ssteve.reinhardt@amd.comstage2_tlb=system.cpu.checker.dstage2_mmu.stage2_tlb
19110798Ssteve.reinhardt@amd.comtlb=system.cpu.checker.dtb
19210798Ssteve.reinhardt@amd.com
19310798Ssteve.reinhardt@amd.com[system.cpu.checker.dstage2_mmu.stage2_tlb]
19410798Ssteve.reinhardt@amd.comtype=ArmTLB
19510798Ssteve.reinhardt@amd.comchildren=walker
19610798Ssteve.reinhardt@amd.comeventq_index=0
19710798Ssteve.reinhardt@amd.comis_stage2=true
19810798Ssteve.reinhardt@amd.comsize=32
19910798Ssteve.reinhardt@amd.comwalker=system.cpu.checker.dstage2_mmu.stage2_tlb.walker
20010798Ssteve.reinhardt@amd.com
20110798Ssteve.reinhardt@amd.com[system.cpu.checker.dstage2_mmu.stage2_tlb.walker]
20210798Ssteve.reinhardt@amd.comtype=ArmTableWalker
20310798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
20410798Ssteve.reinhardt@amd.comeventq_index=0
20510798Ssteve.reinhardt@amd.comis_stage2=true
20610798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
20710798Ssteve.reinhardt@amd.comsys=system
20810798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[9]
20910798Ssteve.reinhardt@amd.com
21010798Ssteve.reinhardt@amd.com[system.cpu.checker.dtb]
21110798Ssteve.reinhardt@amd.comtype=ArmTLB
21210798Ssteve.reinhardt@amd.comchildren=walker
21310798Ssteve.reinhardt@amd.comeventq_index=0
21410798Ssteve.reinhardt@amd.comis_stage2=false
21510798Ssteve.reinhardt@amd.comsize=64
21610798Ssteve.reinhardt@amd.comwalker=system.cpu.checker.dtb.walker
21710798Ssteve.reinhardt@amd.com
21810798Ssteve.reinhardt@amd.com[system.cpu.checker.dtb.walker]
21910798Ssteve.reinhardt@amd.comtype=ArmTableWalker
22010798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
22110798Ssteve.reinhardt@amd.comeventq_index=0
22210798Ssteve.reinhardt@amd.comis_stage2=false
22310798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
22410798Ssteve.reinhardt@amd.comsys=system
22510798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[7]
22610798Ssteve.reinhardt@amd.com
22710798Ssteve.reinhardt@amd.com[system.cpu.checker.isa]
22810798Ssteve.reinhardt@amd.comtype=ArmISA
22910798Ssteve.reinhardt@amd.comeventq_index=0
23010798Ssteve.reinhardt@amd.comfpsid=1090793632
23110798Ssteve.reinhardt@amd.comid_aa64afr0_el1=0
23210798Ssteve.reinhardt@amd.comid_aa64afr1_el1=0
23310798Ssteve.reinhardt@amd.comid_aa64dfr0_el1=1052678
23410798Ssteve.reinhardt@amd.comid_aa64dfr1_el1=0
23510798Ssteve.reinhardt@amd.comid_aa64isar0_el1=0
23610798Ssteve.reinhardt@amd.comid_aa64isar1_el1=0
23710798Ssteve.reinhardt@amd.comid_aa64mmfr0_el1=15728642
23810798Ssteve.reinhardt@amd.comid_aa64mmfr1_el1=0
23910798Ssteve.reinhardt@amd.comid_aa64pfr0_el1=17
24010798Ssteve.reinhardt@amd.comid_aa64pfr1_el1=0
24110798Ssteve.reinhardt@amd.comid_isar0=34607377
24210798Ssteve.reinhardt@amd.comid_isar1=34677009
24310798Ssteve.reinhardt@amd.comid_isar2=555950401
24410798Ssteve.reinhardt@amd.comid_isar3=17899825
24510798Ssteve.reinhardt@amd.comid_isar4=268501314
24610798Ssteve.reinhardt@amd.comid_isar5=0
24710798Ssteve.reinhardt@amd.comid_mmfr0=270536963
24810798Ssteve.reinhardt@amd.comid_mmfr1=0
24910798Ssteve.reinhardt@amd.comid_mmfr2=19070976
25010798Ssteve.reinhardt@amd.comid_mmfr3=34611729
25110798Ssteve.reinhardt@amd.comid_pfr0=49
25210798Ssteve.reinhardt@amd.comid_pfr1=4113
25310798Ssteve.reinhardt@amd.commidr=1091551472
25410798Ssteve.reinhardt@amd.comsystem=system
25510798Ssteve.reinhardt@amd.com
25610798Ssteve.reinhardt@amd.com[system.cpu.checker.istage2_mmu]
25710798Ssteve.reinhardt@amd.comtype=ArmStage2MMU
25810798Ssteve.reinhardt@amd.comchildren=stage2_tlb
25910798Ssteve.reinhardt@amd.comeventq_index=0
26010798Ssteve.reinhardt@amd.comstage2_tlb=system.cpu.checker.istage2_mmu.stage2_tlb
26110798Ssteve.reinhardt@amd.comtlb=system.cpu.checker.itb
26210798Ssteve.reinhardt@amd.com
26310798Ssteve.reinhardt@amd.com[system.cpu.checker.istage2_mmu.stage2_tlb]
26410798Ssteve.reinhardt@amd.comtype=ArmTLB
26510798Ssteve.reinhardt@amd.comchildren=walker
26610798Ssteve.reinhardt@amd.comeventq_index=0
26710798Ssteve.reinhardt@amd.comis_stage2=true
26810798Ssteve.reinhardt@amd.comsize=32
26910798Ssteve.reinhardt@amd.comwalker=system.cpu.checker.istage2_mmu.stage2_tlb.walker
27010798Ssteve.reinhardt@amd.com
27110798Ssteve.reinhardt@amd.com[system.cpu.checker.istage2_mmu.stage2_tlb.walker]
27210798Ssteve.reinhardt@amd.comtype=ArmTableWalker
27310798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
27410798Ssteve.reinhardt@amd.comeventq_index=0
27510798Ssteve.reinhardt@amd.comis_stage2=true
27610798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
27710798Ssteve.reinhardt@amd.comsys=system
27810798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[8]
27910798Ssteve.reinhardt@amd.com
28010798Ssteve.reinhardt@amd.com[system.cpu.checker.itb]
28110798Ssteve.reinhardt@amd.comtype=ArmTLB
28210798Ssteve.reinhardt@amd.comchildren=walker
28310798Ssteve.reinhardt@amd.comeventq_index=0
28410798Ssteve.reinhardt@amd.comis_stage2=false
28510798Ssteve.reinhardt@amd.comsize=64
28610798Ssteve.reinhardt@amd.comwalker=system.cpu.checker.itb.walker
28710798Ssteve.reinhardt@amd.com
28810798Ssteve.reinhardt@amd.com[system.cpu.checker.itb.walker]
28910798Ssteve.reinhardt@amd.comtype=ArmTableWalker
29010798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
29110798Ssteve.reinhardt@amd.comeventq_index=0
29210798Ssteve.reinhardt@amd.comis_stage2=false
29310798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
29410798Ssteve.reinhardt@amd.comsys=system
29510798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[6]
29610798Ssteve.reinhardt@amd.com
29710798Ssteve.reinhardt@amd.com[system.cpu.checker.tracer]
29810798Ssteve.reinhardt@amd.comtype=ExeTracer
29910798Ssteve.reinhardt@amd.comeventq_index=0
30010798Ssteve.reinhardt@amd.com
30110798Ssteve.reinhardt@amd.com[system.cpu.dcache]
30210798Ssteve.reinhardt@amd.comtype=BaseCache
30310798Ssteve.reinhardt@amd.comchildren=tags
30410798Ssteve.reinhardt@amd.comaddr_ranges=0:18446744073709551615
30510798Ssteve.reinhardt@amd.comassoc=2
30610798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
30710798Ssteve.reinhardt@amd.comeventq_index=0
30810798Ssteve.reinhardt@amd.comforward_snoops=true
30910798Ssteve.reinhardt@amd.comhit_latency=2
31010798Ssteve.reinhardt@amd.comis_top_level=true
31110798Ssteve.reinhardt@amd.commax_miss_count=0
31210798Ssteve.reinhardt@amd.commshrs=4
31310798Ssteve.reinhardt@amd.comprefetch_on_access=false
31410798Ssteve.reinhardt@amd.comprefetcher=Null
31510798Ssteve.reinhardt@amd.comresponse_latency=2
31610798Ssteve.reinhardt@amd.comsequential_access=false
31710798Ssteve.reinhardt@amd.comsize=262144
31810798Ssteve.reinhardt@amd.comsystem=system
31910798Ssteve.reinhardt@amd.comtags=system.cpu.dcache.tags
32010798Ssteve.reinhardt@amd.comtgts_per_mshr=20
32110798Ssteve.reinhardt@amd.comtwo_queue=false
32210798Ssteve.reinhardt@amd.comwrite_buffers=8
32310798Ssteve.reinhardt@amd.comcpu_side=system.cpu.dcache_port
32410798Ssteve.reinhardt@amd.commem_side=system.cpu.toL2Bus.slave[1]
32510798Ssteve.reinhardt@amd.com
32610798Ssteve.reinhardt@amd.com[system.cpu.dcache.tags]
32710798Ssteve.reinhardt@amd.comtype=LRU
32810798Ssteve.reinhardt@amd.comassoc=2
32910798Ssteve.reinhardt@amd.comblock_size=64
33010798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
33110798Ssteve.reinhardt@amd.comeventq_index=0
33210798Ssteve.reinhardt@amd.comhit_latency=2
33310798Ssteve.reinhardt@amd.comsequential_access=false
33410798Ssteve.reinhardt@amd.comsize=262144
33510798Ssteve.reinhardt@amd.com
33610798Ssteve.reinhardt@amd.com[system.cpu.dstage2_mmu]
33710798Ssteve.reinhardt@amd.comtype=ArmStage2MMU
33810798Ssteve.reinhardt@amd.comchildren=stage2_tlb
33910798Ssteve.reinhardt@amd.comeventq_index=0
34010798Ssteve.reinhardt@amd.comstage2_tlb=system.cpu.dstage2_mmu.stage2_tlb
34110798Ssteve.reinhardt@amd.comtlb=system.cpu.dtb
34210798Ssteve.reinhardt@amd.com
34310798Ssteve.reinhardt@amd.com[system.cpu.dstage2_mmu.stage2_tlb]
34410798Ssteve.reinhardt@amd.comtype=ArmTLB
34510798Ssteve.reinhardt@amd.comchildren=walker
34610798Ssteve.reinhardt@amd.comeventq_index=0
34710798Ssteve.reinhardt@amd.comis_stage2=true
34810798Ssteve.reinhardt@amd.comsize=32
34910798Ssteve.reinhardt@amd.comwalker=system.cpu.dstage2_mmu.stage2_tlb.walker
35010798Ssteve.reinhardt@amd.com
35110798Ssteve.reinhardt@amd.com[system.cpu.dstage2_mmu.stage2_tlb.walker]
35210798Ssteve.reinhardt@amd.comtype=ArmTableWalker
35310798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
35410798Ssteve.reinhardt@amd.comeventq_index=0
35510798Ssteve.reinhardt@amd.comis_stage2=true
35610798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
35710798Ssteve.reinhardt@amd.comsys=system
35810798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[5]
35910798Ssteve.reinhardt@amd.com
36010798Ssteve.reinhardt@amd.com[system.cpu.dtb]
36110798Ssteve.reinhardt@amd.comtype=ArmTLB
36210798Ssteve.reinhardt@amd.comchildren=walker
36310798Ssteve.reinhardt@amd.comeventq_index=0
36410798Ssteve.reinhardt@amd.comis_stage2=false
36510798Ssteve.reinhardt@amd.comsize=64
36610798Ssteve.reinhardt@amd.comwalker=system.cpu.dtb.walker
36710798Ssteve.reinhardt@amd.com
36810798Ssteve.reinhardt@amd.com[system.cpu.dtb.walker]
36910798Ssteve.reinhardt@amd.comtype=ArmTableWalker
37010798Ssteve.reinhardt@amd.comclk_domain=system.cpu_clk_domain
37110798Ssteve.reinhardt@amd.comeventq_index=0
37210798Ssteve.reinhardt@amd.comis_stage2=false
37310798Ssteve.reinhardt@amd.comnum_squash_per_cycle=2
37410798Ssteve.reinhardt@amd.comsys=system
37510798Ssteve.reinhardt@amd.comport=system.cpu.toL2Bus.slave[3]
37610798Ssteve.reinhardt@amd.com
37710798Ssteve.reinhardt@amd.com[system.cpu.fuPool]
37810798Ssteve.reinhardt@amd.comtype=FUPool
37910798Ssteve.reinhardt@amd.comchildren=FUList0 FUList1 FUList2 FUList3 FUList4 FUList5 FUList6 FUList7 FUList8
38010798Ssteve.reinhardt@amd.comFUList=system.cpu.fuPool.FUList0 system.cpu.fuPool.FUList1 system.cpu.fuPool.FUList2 system.cpu.fuPool.FUList3 system.cpu.fuPool.FUList4 system.cpu.fuPool.FUList5 system.cpu.fuPool.FUList6 system.cpu.fuPool.FUList7 system.cpu.fuPool.FUList8
38110798Ssteve.reinhardt@amd.comeventq_index=0
38210798Ssteve.reinhardt@amd.com
38310798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList0]
38410798Ssteve.reinhardt@amd.comtype=FUDesc
38510798Ssteve.reinhardt@amd.comchildren=opList
38610798Ssteve.reinhardt@amd.comcount=6
38710798Ssteve.reinhardt@amd.comeventq_index=0
38810798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList0.opList
38910798Ssteve.reinhardt@amd.com
39010798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList0.opList]
39110798Ssteve.reinhardt@amd.comtype=OpDesc
39210798Ssteve.reinhardt@amd.comeventq_index=0
39310798Ssteve.reinhardt@amd.comissueLat=1
39410798Ssteve.reinhardt@amd.comopClass=IntAlu
39510798Ssteve.reinhardt@amd.comopLat=1
39610798Ssteve.reinhardt@amd.com
39710798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList1]
39810798Ssteve.reinhardt@amd.comtype=FUDesc
39910798Ssteve.reinhardt@amd.comchildren=opList0 opList1
40010798Ssteve.reinhardt@amd.comcount=2
40110798Ssteve.reinhardt@amd.comeventq_index=0
40210798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList1.opList0 system.cpu.fuPool.FUList1.opList1
40310798Ssteve.reinhardt@amd.com
40410798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList1.opList0]
40510798Ssteve.reinhardt@amd.comtype=OpDesc
40610798Ssteve.reinhardt@amd.comeventq_index=0
40710798Ssteve.reinhardt@amd.comissueLat=1
40810798Ssteve.reinhardt@amd.comopClass=IntMult
40910798Ssteve.reinhardt@amd.comopLat=3
41010798Ssteve.reinhardt@amd.com
41110798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList1.opList1]
41210798Ssteve.reinhardt@amd.comtype=OpDesc
41310798Ssteve.reinhardt@amd.comeventq_index=0
41410798Ssteve.reinhardt@amd.comissueLat=19
41510798Ssteve.reinhardt@amd.comopClass=IntDiv
41610798Ssteve.reinhardt@amd.comopLat=20
41710798Ssteve.reinhardt@amd.com
41810798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList2]
41910798Ssteve.reinhardt@amd.comtype=FUDesc
42010798Ssteve.reinhardt@amd.comchildren=opList0 opList1 opList2
42110798Ssteve.reinhardt@amd.comcount=4
42210798Ssteve.reinhardt@amd.comeventq_index=0
42310798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList2.opList0 system.cpu.fuPool.FUList2.opList1 system.cpu.fuPool.FUList2.opList2
42410798Ssteve.reinhardt@amd.com
42510798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList2.opList0]
42610798Ssteve.reinhardt@amd.comtype=OpDesc
42710798Ssteve.reinhardt@amd.comeventq_index=0
42810798Ssteve.reinhardt@amd.comissueLat=1
42910798Ssteve.reinhardt@amd.comopClass=FloatAdd
43010798Ssteve.reinhardt@amd.comopLat=2
43110798Ssteve.reinhardt@amd.com
43210798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList2.opList1]
43310798Ssteve.reinhardt@amd.comtype=OpDesc
43410798Ssteve.reinhardt@amd.comeventq_index=0
43510798Ssteve.reinhardt@amd.comissueLat=1
43610798Ssteve.reinhardt@amd.comopClass=FloatCmp
43710798Ssteve.reinhardt@amd.comopLat=2
43810798Ssteve.reinhardt@amd.com
43910798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList2.opList2]
44010798Ssteve.reinhardt@amd.comtype=OpDesc
44110798Ssteve.reinhardt@amd.comeventq_index=0
44210798Ssteve.reinhardt@amd.comissueLat=1
44310798Ssteve.reinhardt@amd.comopClass=FloatCvt
44410798Ssteve.reinhardt@amd.comopLat=2
44510798Ssteve.reinhardt@amd.com
44610798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList3]
44710798Ssteve.reinhardt@amd.comtype=FUDesc
44810798Ssteve.reinhardt@amd.comchildren=opList0 opList1 opList2
44910798Ssteve.reinhardt@amd.comcount=2
45010798Ssteve.reinhardt@amd.comeventq_index=0
45110798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList3.opList0 system.cpu.fuPool.FUList3.opList1 system.cpu.fuPool.FUList3.opList2
45210798Ssteve.reinhardt@amd.com
45310798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList3.opList0]
45410798Ssteve.reinhardt@amd.comtype=OpDesc
45510798Ssteve.reinhardt@amd.comeventq_index=0
45610798Ssteve.reinhardt@amd.comissueLat=1
45710798Ssteve.reinhardt@amd.comopClass=FloatMult
45810798Ssteve.reinhardt@amd.comopLat=4
45910798Ssteve.reinhardt@amd.com
46010798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList3.opList1]
46110798Ssteve.reinhardt@amd.comtype=OpDesc
46210798Ssteve.reinhardt@amd.comeventq_index=0
46310798Ssteve.reinhardt@amd.comissueLat=12
46410798Ssteve.reinhardt@amd.comopClass=FloatDiv
46510798Ssteve.reinhardt@amd.comopLat=12
46610798Ssteve.reinhardt@amd.com
46710798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList3.opList2]
46810798Ssteve.reinhardt@amd.comtype=OpDesc
46910798Ssteve.reinhardt@amd.comeventq_index=0
47010798Ssteve.reinhardt@amd.comissueLat=24
47110798Ssteve.reinhardt@amd.comopClass=FloatSqrt
47210798Ssteve.reinhardt@amd.comopLat=24
47310798Ssteve.reinhardt@amd.com
47410798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList4]
47510798Ssteve.reinhardt@amd.comtype=FUDesc
47610798Ssteve.reinhardt@amd.comchildren=opList
47710798Ssteve.reinhardt@amd.comcount=0
47810798Ssteve.reinhardt@amd.comeventq_index=0
47910798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList4.opList
48010798Ssteve.reinhardt@amd.com
48110798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList4.opList]
48210798Ssteve.reinhardt@amd.comtype=OpDesc
48310798Ssteve.reinhardt@amd.comeventq_index=0
48410798Ssteve.reinhardt@amd.comissueLat=1
48510798Ssteve.reinhardt@amd.comopClass=MemRead
48610798Ssteve.reinhardt@amd.comopLat=1
48710798Ssteve.reinhardt@amd.com
48810798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5]
48910798Ssteve.reinhardt@amd.comtype=FUDesc
49010798Ssteve.reinhardt@amd.comchildren=opList00 opList01 opList02 opList03 opList04 opList05 opList06 opList07 opList08 opList09 opList10 opList11 opList12 opList13 opList14 opList15 opList16 opList17 opList18 opList19
49110798Ssteve.reinhardt@amd.comcount=4
49210798Ssteve.reinhardt@amd.comeventq_index=0
49310798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList5.opList00 system.cpu.fuPool.FUList5.opList01 system.cpu.fuPool.FUList5.opList02 system.cpu.fuPool.FUList5.opList03 system.cpu.fuPool.FUList5.opList04 system.cpu.fuPool.FUList5.opList05 system.cpu.fuPool.FUList5.opList06 system.cpu.fuPool.FUList5.opList07 system.cpu.fuPool.FUList5.opList08 system.cpu.fuPool.FUList5.opList09 system.cpu.fuPool.FUList5.opList10 system.cpu.fuPool.FUList5.opList11 system.cpu.fuPool.FUList5.opList12 system.cpu.fuPool.FUList5.opList13 system.cpu.fuPool.FUList5.opList14 system.cpu.fuPool.FUList5.opList15 system.cpu.fuPool.FUList5.opList16 system.cpu.fuPool.FUList5.opList17 system.cpu.fuPool.FUList5.opList18 system.cpu.fuPool.FUList5.opList19
49410798Ssteve.reinhardt@amd.com
49510798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList00]
49610798Ssteve.reinhardt@amd.comtype=OpDesc
49710798Ssteve.reinhardt@amd.comeventq_index=0
49810798Ssteve.reinhardt@amd.comissueLat=1
49910798Ssteve.reinhardt@amd.comopClass=SimdAdd
50010798Ssteve.reinhardt@amd.comopLat=1
50110798Ssteve.reinhardt@amd.com
50210798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList01]
50310798Ssteve.reinhardt@amd.comtype=OpDesc
50410798Ssteve.reinhardt@amd.comeventq_index=0
50510798Ssteve.reinhardt@amd.comissueLat=1
50610798Ssteve.reinhardt@amd.comopClass=SimdAddAcc
50710798Ssteve.reinhardt@amd.comopLat=1
50810798Ssteve.reinhardt@amd.com
50910798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList02]
51010798Ssteve.reinhardt@amd.comtype=OpDesc
51110798Ssteve.reinhardt@amd.comeventq_index=0
51210798Ssteve.reinhardt@amd.comissueLat=1
51310798Ssteve.reinhardt@amd.comopClass=SimdAlu
51410798Ssteve.reinhardt@amd.comopLat=1
51510798Ssteve.reinhardt@amd.com
51610798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList03]
51710798Ssteve.reinhardt@amd.comtype=OpDesc
51810798Ssteve.reinhardt@amd.comeventq_index=0
51910798Ssteve.reinhardt@amd.comissueLat=1
52010798Ssteve.reinhardt@amd.comopClass=SimdCmp
52110798Ssteve.reinhardt@amd.comopLat=1
52210798Ssteve.reinhardt@amd.com
52310798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList04]
52410798Ssteve.reinhardt@amd.comtype=OpDesc
52510798Ssteve.reinhardt@amd.comeventq_index=0
52610798Ssteve.reinhardt@amd.comissueLat=1
52710798Ssteve.reinhardt@amd.comopClass=SimdCvt
52810798Ssteve.reinhardt@amd.comopLat=1
52910798Ssteve.reinhardt@amd.com
53010798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList05]
53110798Ssteve.reinhardt@amd.comtype=OpDesc
53210798Ssteve.reinhardt@amd.comeventq_index=0
53310798Ssteve.reinhardt@amd.comissueLat=1
53410798Ssteve.reinhardt@amd.comopClass=SimdMisc
53510798Ssteve.reinhardt@amd.comopLat=1
53610798Ssteve.reinhardt@amd.com
53710798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList06]
53810798Ssteve.reinhardt@amd.comtype=OpDesc
53910798Ssteve.reinhardt@amd.comeventq_index=0
54010798Ssteve.reinhardt@amd.comissueLat=1
54110798Ssteve.reinhardt@amd.comopClass=SimdMult
54210798Ssteve.reinhardt@amd.comopLat=1
54310798Ssteve.reinhardt@amd.com
54410798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList07]
54510798Ssteve.reinhardt@amd.comtype=OpDesc
54610798Ssteve.reinhardt@amd.comeventq_index=0
54710798Ssteve.reinhardt@amd.comissueLat=1
54810798Ssteve.reinhardt@amd.comopClass=SimdMultAcc
54910798Ssteve.reinhardt@amd.comopLat=1
55010798Ssteve.reinhardt@amd.com
55110798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList08]
55210798Ssteve.reinhardt@amd.comtype=OpDesc
55310798Ssteve.reinhardt@amd.comeventq_index=0
55410798Ssteve.reinhardt@amd.comissueLat=1
55510798Ssteve.reinhardt@amd.comopClass=SimdShift
55610798Ssteve.reinhardt@amd.comopLat=1
55710798Ssteve.reinhardt@amd.com
55810798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList09]
55910798Ssteve.reinhardt@amd.comtype=OpDesc
56010798Ssteve.reinhardt@amd.comeventq_index=0
56110798Ssteve.reinhardt@amd.comissueLat=1
56210798Ssteve.reinhardt@amd.comopClass=SimdShiftAcc
56310798Ssteve.reinhardt@amd.comopLat=1
56410798Ssteve.reinhardt@amd.com
56510798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList10]
56610798Ssteve.reinhardt@amd.comtype=OpDesc
56710798Ssteve.reinhardt@amd.comeventq_index=0
56810798Ssteve.reinhardt@amd.comissueLat=1
56910798Ssteve.reinhardt@amd.comopClass=SimdSqrt
57010798Ssteve.reinhardt@amd.comopLat=1
57110798Ssteve.reinhardt@amd.com
57210798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList11]
57310798Ssteve.reinhardt@amd.comtype=OpDesc
57410798Ssteve.reinhardt@amd.comeventq_index=0
57510798Ssteve.reinhardt@amd.comissueLat=1
57610798Ssteve.reinhardt@amd.comopClass=SimdFloatAdd
57710798Ssteve.reinhardt@amd.comopLat=1
57810798Ssteve.reinhardt@amd.com
57910798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList12]
58010798Ssteve.reinhardt@amd.comtype=OpDesc
58110798Ssteve.reinhardt@amd.comeventq_index=0
58210798Ssteve.reinhardt@amd.comissueLat=1
58310798Ssteve.reinhardt@amd.comopClass=SimdFloatAlu
58410798Ssteve.reinhardt@amd.comopLat=1
58510798Ssteve.reinhardt@amd.com
58610798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList13]
58710798Ssteve.reinhardt@amd.comtype=OpDesc
58810798Ssteve.reinhardt@amd.comeventq_index=0
58910798Ssteve.reinhardt@amd.comissueLat=1
59010798Ssteve.reinhardt@amd.comopClass=SimdFloatCmp
59110798Ssteve.reinhardt@amd.comopLat=1
59210798Ssteve.reinhardt@amd.com
59310798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList14]
59410798Ssteve.reinhardt@amd.comtype=OpDesc
59510798Ssteve.reinhardt@amd.comeventq_index=0
59610798Ssteve.reinhardt@amd.comissueLat=1
59710798Ssteve.reinhardt@amd.comopClass=SimdFloatCvt
59810798Ssteve.reinhardt@amd.comopLat=1
59910798Ssteve.reinhardt@amd.com
60010798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList15]
60110798Ssteve.reinhardt@amd.comtype=OpDesc
60210798Ssteve.reinhardt@amd.comeventq_index=0
60310798Ssteve.reinhardt@amd.comissueLat=1
60410798Ssteve.reinhardt@amd.comopClass=SimdFloatDiv
60510798Ssteve.reinhardt@amd.comopLat=1
60610798Ssteve.reinhardt@amd.com
60710798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList16]
60810798Ssteve.reinhardt@amd.comtype=OpDesc
60910798Ssteve.reinhardt@amd.comeventq_index=0
61010798Ssteve.reinhardt@amd.comissueLat=1
61110798Ssteve.reinhardt@amd.comopClass=SimdFloatMisc
61210798Ssteve.reinhardt@amd.comopLat=1
61310798Ssteve.reinhardt@amd.com
61410798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList17]
61510798Ssteve.reinhardt@amd.comtype=OpDesc
61610798Ssteve.reinhardt@amd.comeventq_index=0
61710798Ssteve.reinhardt@amd.comissueLat=1
61810798Ssteve.reinhardt@amd.comopClass=SimdFloatMult
61910798Ssteve.reinhardt@amd.comopLat=1
62010798Ssteve.reinhardt@amd.com
62110798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList18]
62210798Ssteve.reinhardt@amd.comtype=OpDesc
62310798Ssteve.reinhardt@amd.comeventq_index=0
62410798Ssteve.reinhardt@amd.comissueLat=1
62510798Ssteve.reinhardt@amd.comopClass=SimdFloatMultAcc
62610798Ssteve.reinhardt@amd.comopLat=1
62710798Ssteve.reinhardt@amd.com
62810798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList5.opList19]
62910798Ssteve.reinhardt@amd.comtype=OpDesc
63010798Ssteve.reinhardt@amd.comeventq_index=0
63110798Ssteve.reinhardt@amd.comissueLat=1
63210798Ssteve.reinhardt@amd.comopClass=SimdFloatSqrt
63310798Ssteve.reinhardt@amd.comopLat=1
63410798Ssteve.reinhardt@amd.com
63510798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList6]
63610798Ssteve.reinhardt@amd.comtype=FUDesc
63710798Ssteve.reinhardt@amd.comchildren=opList
63810798Ssteve.reinhardt@amd.comcount=0
63910798Ssteve.reinhardt@amd.comeventq_index=0
64010798Ssteve.reinhardt@amd.comopList=system.cpu.fuPool.FUList6.opList
64110798Ssteve.reinhardt@amd.com
64210798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList6.opList]
64310798Ssteve.reinhardt@amd.comtype=OpDesc
64410798Ssteve.reinhardt@amd.comeventq_index=0
64510798Ssteve.reinhardt@amd.comissueLat=1
64610798Ssteve.reinhardt@amd.comopClass=MemWrite
64710798Ssteve.reinhardt@amd.comopLat=1
64810798Ssteve.reinhardt@amd.com
64910798Ssteve.reinhardt@amd.com[system.cpu.fuPool.FUList7]
65011960Sgabeblack@google.comtype=FUDesc
651children=opList0 opList1
652count=4
653eventq_index=0
654opList=system.cpu.fuPool.FUList7.opList0 system.cpu.fuPool.FUList7.opList1
655
656[system.cpu.fuPool.FUList7.opList0]
657type=OpDesc
658eventq_index=0
659issueLat=1
660opClass=MemRead
661opLat=1
662
663[system.cpu.fuPool.FUList7.opList1]
664type=OpDesc
665eventq_index=0
666issueLat=1
667opClass=MemWrite
668opLat=1
669
670[system.cpu.fuPool.FUList8]
671type=FUDesc
672children=opList
673count=1
674eventq_index=0
675opList=system.cpu.fuPool.FUList8.opList
676
677[system.cpu.fuPool.FUList8.opList]
678type=OpDesc
679eventq_index=0
680issueLat=3
681opClass=IprAccess
682opLat=3
683
684[system.cpu.icache]
685type=BaseCache
686children=tags
687addr_ranges=0:18446744073709551615
688assoc=2
689clk_domain=system.cpu_clk_domain
690eventq_index=0
691forward_snoops=true
692hit_latency=2
693is_top_level=true
694max_miss_count=0
695mshrs=4
696prefetch_on_access=false
697prefetcher=Null
698response_latency=2
699sequential_access=false
700size=131072
701system=system
702tags=system.cpu.icache.tags
703tgts_per_mshr=20
704two_queue=false
705write_buffers=8
706cpu_side=system.cpu.icache_port
707mem_side=system.cpu.toL2Bus.slave[0]
708
709[system.cpu.icache.tags]
710type=LRU
711assoc=2
712block_size=64
713clk_domain=system.cpu_clk_domain
714eventq_index=0
715hit_latency=2
716sequential_access=false
717size=131072
718
719[system.cpu.interrupts]
720type=ArmInterrupts
721eventq_index=0
722
723[system.cpu.isa]
724type=ArmISA
725eventq_index=0
726fpsid=1090793632
727id_aa64afr0_el1=0
728id_aa64afr1_el1=0
729id_aa64dfr0_el1=1052678
730id_aa64dfr1_el1=0
731id_aa64isar0_el1=0
732id_aa64isar1_el1=0
733id_aa64mmfr0_el1=15728642
734id_aa64mmfr1_el1=0
735id_aa64pfr0_el1=17
736id_aa64pfr1_el1=0
737id_isar0=34607377
738id_isar1=34677009
739id_isar2=555950401
740id_isar3=17899825
741id_isar4=268501314
742id_isar5=0
743id_mmfr0=270536963
744id_mmfr1=0
745id_mmfr2=19070976
746id_mmfr3=34611729
747id_pfr0=49
748id_pfr1=4113
749midr=1091551472
750system=system
751
752[system.cpu.istage2_mmu]
753type=ArmStage2MMU
754children=stage2_tlb
755eventq_index=0
756stage2_tlb=system.cpu.istage2_mmu.stage2_tlb
757tlb=system.cpu.itb
758
759[system.cpu.istage2_mmu.stage2_tlb]
760type=ArmTLB
761children=walker
762eventq_index=0
763is_stage2=true
764size=32
765walker=system.cpu.istage2_mmu.stage2_tlb.walker
766
767[system.cpu.istage2_mmu.stage2_tlb.walker]
768type=ArmTableWalker
769clk_domain=system.cpu_clk_domain
770eventq_index=0
771is_stage2=true
772num_squash_per_cycle=2
773sys=system
774port=system.cpu.toL2Bus.slave[4]
775
776[system.cpu.itb]
777type=ArmTLB
778children=walker
779eventq_index=0
780is_stage2=false
781size=64
782walker=system.cpu.itb.walker
783
784[system.cpu.itb.walker]
785type=ArmTableWalker
786clk_domain=system.cpu_clk_domain
787eventq_index=0
788is_stage2=false
789num_squash_per_cycle=2
790sys=system
791port=system.cpu.toL2Bus.slave[2]
792
793[system.cpu.l2cache]
794type=BaseCache
795children=tags
796addr_ranges=0:18446744073709551615
797assoc=8
798clk_domain=system.cpu_clk_domain
799eventq_index=0
800forward_snoops=true
801hit_latency=20
802is_top_level=false
803max_miss_count=0
804mshrs=20
805prefetch_on_access=false
806prefetcher=Null
807response_latency=20
808sequential_access=false
809size=2097152
810system=system
811tags=system.cpu.l2cache.tags
812tgts_per_mshr=12
813two_queue=false
814write_buffers=8
815cpu_side=system.cpu.toL2Bus.master[0]
816mem_side=system.membus.slave[1]
817
818[system.cpu.l2cache.tags]
819type=LRU
820assoc=8
821block_size=64
822clk_domain=system.cpu_clk_domain
823eventq_index=0
824hit_latency=20
825sequential_access=false
826size=2097152
827
828[system.cpu.toL2Bus]
829type=CoherentBus
830clk_domain=system.cpu_clk_domain
831eventq_index=0
832header_cycles=1
833system=system
834use_default_range=false
835width=32
836master=system.cpu.l2cache.cpu_side
837slave=system.cpu.icache.mem_side system.cpu.dcache.mem_side system.cpu.itb.walker.port system.cpu.dtb.walker.port system.cpu.istage2_mmu.stage2_tlb.walker.port system.cpu.dstage2_mmu.stage2_tlb.walker.port system.cpu.checker.itb.walker.port system.cpu.checker.dtb.walker.port system.cpu.checker.istage2_mmu.stage2_tlb.walker.port system.cpu.checker.dstage2_mmu.stage2_tlb.walker.port
838
839[system.cpu.tracer]
840type=ExeTracer
841eventq_index=0
842
843[system.cpu.workload]
844type=LiveProcess
845cmd=hello
846cwd=
847egid=100
848env=
849errout=cerr
850euid=100
851eventq_index=0
852executable=/home/stever/hg/m5sim.org/gem5/tests/test-progs/hello/bin/arm/linux/hello
853gid=100
854input=cin
855max_stack_size=67108864
856output=cout
857pid=100
858ppid=99
859simpoint=0
860system=system
861uid=100
862
863[system.cpu_clk_domain]
864type=SrcClockDomain
865clock=500
866eventq_index=0
867voltage_domain=system.voltage_domain
868
869[system.membus]
870type=CoherentBus
871clk_domain=system.clk_domain
872eventq_index=0
873header_cycles=1
874system=system
875use_default_range=false
876width=8
877master=system.physmem.port
878slave=system.system_port system.cpu.l2cache.mem_side
879
880[system.physmem]
881type=DRAMCtrl
882activation_limit=4
883addr_mapping=RoRaBaChCo
884banks_per_rank=8
885burst_length=8
886channels=1
887clk_domain=system.clk_domain
888conf_table_reported=true
889device_bus_width=8
890device_rowbuffer_size=1024
891devices_per_rank=8
892eventq_index=0
893in_addr_map=true
894max_accesses_per_row=16
895mem_sched_policy=frfcfs
896min_writes_per_switch=16
897null=false
898page_policy=open_adaptive
899range=0:134217727
900ranks_per_channel=2
901read_buffer_size=32
902static_backend_latency=10000
903static_frontend_latency=10000
904tBURST=5000
905tCK=1250
906tCL=13750
907tRAS=35000
908tRCD=13750
909tREFI=7800000
910tRFC=260000
911tRP=13750
912tRRD=6000
913tRTP=7500
914tRTW=2500
915tWR=15000
916tWTR=7500
917tXAW=30000
918write_buffer_size=64
919write_high_thresh_perc=85
920write_low_thresh_perc=50
921port=system.membus.master[0]
922
923[system.voltage_domain]
924type=VoltageDomain
925eventq_index=0
926voltage=1.000000
927
928