Searched refs:csAttr (Results 1 - 4 of 4) sorted by relevance
/gem5/src/arch/x86/ |
H A D | process.cc | 591 SegAttr csAttr = 0; local 592 csAttr.dpl = 3; 593 csAttr.unusable = 0; 594 csAttr.defaultSize = 0; 595 csAttr.longMode = 1; 596 csAttr.avl = 0; 597 csAttr.granularity = 1; 598 csAttr.present = 1; 599 csAttr.type = 10; 600 csAttr 704 SegAttr csAttr = 0; local [all...] |
H A D | isa.cc | 45 SegAttr csAttr, SegAttr ssAttr, RFLAGS rflags, 51 if (csAttr.longMode) 66 m5reg.cpl = csAttr.dpl; 71 if (m5reg.submode == SixtyFourBitMode || csAttr.defaultSize) { 83 } else if (csAttr.defaultSize) { 302 SegAttr csAttr = regVal[MISCREG_CS_ATTR]; local 303 if (!efer.lma || !csAttr.longMode) // Check for non 64 bit mode. 44 updateHandyM5Reg(Efer efer, CR0 cr0, SegAttr csAttr, SegAttr ssAttr, RFLAGS rflags, ThreadContext *tc) argument
|
H A D | isa.hh | 56 SegAttr csAttr, SegAttr ssAttr, RFLAGS rflags,
|
/gem5/src/gpu-compute/ |
H A D | gpu_tlb.cc | 757 SegAttr csAttr = tc->readMiscRegNoEffect(MISCREG_CS_ATTR); local 759 if ((csAttr.defaultSize && sizeOverride) || 760 (!csAttr.defaultSize && !sizeOverride)) {
|
Completed in 14 milliseconds