Searched refs:I4 (Results 1 - 25 of 188) sorted by relevance

12345678

/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/pr476/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test1/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test2/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test3/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test4/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test5/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/if_transforms/loop_unrolling/test6/
H A Dmonitor.h82 const sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h82 sc_signal<int>& I4,
95 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
73 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h87 const sc_signal<int>& I4,
104 i1(I1); i2(I2); i3(I3); i4(I4); i5(I5);
78 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/concat/fncall/
H A Dmonitor.h80 const sc_signal<int>& I4,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h80 sc_signal<int>& I4,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h80 const sc_signal<int>& I4,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/concat/lvalue/
H A Dmonitor.h80 const sc_signal<int>& I4,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument

Completed in 22 milliseconds

12345678