Searched refs:I5 (Results 76 - 100 of 188) sorted by relevance

12345678

/gem5/src/systemc/tests/systemc/misc/synth/directives/misc/test6/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/misc/test7/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/misc/test1/
H A Dinterface.h73 const sc_signal<int>& I5,
81 i5(I5), o1(O1), o2(O2), o3(O3), o4(O4), o5(O5)
63 t( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/misc/test2/
H A Dinterface.h73 const sc_signal<int>& I5,
81 i5(I5), o1(O1), o2(O2), o3(O3), o4(O4), o5(O5)
63 t( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/misc/test3/
H A Dinterface.h73 const sc_signal<int>& I5,
81 i5(I5), o1(O1), o2(O2), o3(O3), o4(O4), o5(O5)
63 t( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test1/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test2/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test3/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test4/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test5/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtb.h81 sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 tb( sc_module_name NAME, sc_clock& CLK, sc_signal<bool>& RESET_SIG, sc_signal<int>& I1, sc_signal<int>& I2, sc_signal<int>& I3, sc_signal<int>& I4, sc_signal<int>& I5, sc_signal<bool>& CONT1, sc_signal<bool>& CONT2, sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument
H A Dtest.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 test( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, sc_signal<int>& O1, sc_signal<int>& O2, sc_signal<int>& O3, sc_signal<int>& O4, sc_signal<int>& O5) argument
/gem5/src/systemc/tests/systemc/misc/synth/directives/resource/test6/
H A Dmonitor.h81 const sc_signal<int>& I5,
93 i3(I3), i4(I4), i5(I5), cont1 (CONT1), cont2 (CONT2),
71 monitor( sc_module_name NAME, sc_clock& CLK, const sc_signal<bool>& RESET_SIG, const sc_signal<int>& I1, const sc_signal<int>& I2, const sc_signal<int>& I3, const sc_signal<int>& I4, const sc_signal<int>& I5, const sc_signal<bool>& CONT1, const sc_signal<bool>& CONT2, const sc_signal<bool>& CONT3, const sc_signal<int>& O1, const sc_signal<int>& O2, const sc_signal<int>& O3, const sc_signal<int>& O4, const sc_signal<int>& O5) argument

Completed in 22 milliseconds

12345678