209,210c209
< uint64_t readIntReg(int reg_idx)
< { return actualTC->readIntReg(reg_idx); }
---
> RegVal readIntReg(int reg_idx) { return actualTC->readIntReg(reg_idx); }
212,213c211,215
< FloatRegBits readFloatRegBits(int reg_idx)
< { return actualTC->readFloatRegBits(reg_idx); }
---
> RegVal
> readFloatRegBits(int reg_idx)
> {
> return actualTC->readFloatRegBits(reg_idx);
> }
267c269,270
< void setIntReg(int reg_idx, uint64_t val)
---
> void
> setIntReg(int reg_idx, RegVal val)
273c276,277
< void setFloatRegBits(int reg_idx, FloatRegBits val)
---
> void
> setFloatRegBits(int reg_idx, RegVal val)
279c283,284
< void setVecReg(const RegId& reg, const VecRegContainer& val)
---
> void
> setVecReg(const RegId& reg, const VecRegContainer& val)
285c290,291
< void setVecElem(const RegId& reg, const VecElem& val)
---
> void
> setVecElem(const RegId& reg, const VecElem& val)
291c297,298
< void setCCReg(int reg_idx, CCReg val)
---
> void
> setCCReg(int reg_idx, CCReg val)
302c309,310
< void pcState(const TheISA::PCState &val)
---
> void
> pcState(const TheISA::PCState &val)
311c319,320
< void setNPC(Addr val)
---
> void
> setNPC(Addr val)
317c326,327
< void pcStateNoRecord(const TheISA::PCState &val)
---
> void
> pcStateNoRecord(const TheISA::PCState &val)
334c344
< MiscReg readMiscRegNoEffect(int misc_reg) const
---
> RegVal readMiscRegNoEffect(int misc_reg) const
337c347
< MiscReg readMiscReg(int misc_reg)
---
> RegVal readMiscReg(int misc_reg)
340c350,351
< void setMiscRegNoEffect(int misc_reg, const MiscReg &val)
---
> void
> setMiscRegNoEffect(int misc_reg, const RegVal &val)
348c359,360
< void setMiscReg(int misc_reg, const MiscReg &val)
---
> void
> setMiscReg(int misc_reg, const RegVal &val)
356c368,370
< RegId flattenRegId(const RegId& regId) const {
---
> RegId
> flattenRegId(const RegId& regId) const
> {
363c377,378
< void setStCondFailures(unsigned sc_failures)
---
> void
> setStCondFailures(unsigned sc_failures)
370,371c385
< uint64_t readIntRegFlat(int idx)
< { return actualTC->readIntRegFlat(idx); }
---
> RegVal readIntRegFlat(int idx) { return actualTC->readIntRegFlat(idx); }
373,374c387,391
< void setIntRegFlat(int idx, uint64_t val)
< { actualTC->setIntRegFlat(idx, val); }
---
> void
> setIntRegFlat(int idx, RegVal val)
> {
> actualTC->setIntRegFlat(idx, val);
> }
376,377c393,397
< FloatRegBits readFloatRegBitsFlat(int idx)
< { return actualTC->readFloatRegBitsFlat(idx); }
---
> RegVal
> readFloatRegBitsFlat(int idx)
> {
> return actualTC->readFloatRegBitsFlat(idx);
> }
379,380c399,403
< void setFloatRegBitsFlat(int idx, FloatRegBits val)
< { actualTC->setFloatRegBitsFlat(idx, val); }
---
> void
> setFloatRegBitsFlat(int idx, RegVal val)
> {
> actualTC->setFloatRegBitsFlat(idx, val);
> }
382,383c405,409
< const VecRegContainer& readVecRegFlat(int idx) const
< { return actualTC->readVecRegFlat(idx); }
---
> const VecRegContainer &
> readVecRegFlat(int idx) const
> {
> return actualTC->readVecRegFlat(idx);
> }
388,389c414,418
< VecRegContainer& getWritableVecRegFlat(int idx)
< { return actualTC->getWritableVecRegFlat(idx); }
---
> VecRegContainer &
> getWritableVecRegFlat(int idx)
> {
> return actualTC->getWritableVecRegFlat(idx);
> }