2c2
< * Copyright (c) 2011-2012 ARM Limited
---
> * Copyright (c) 2011-2012, 2016 ARM Limited
217a218,266
> const VecRegContainer& readVecReg(const RegId& reg) const
> { return actualTC->readVecReg(reg); }
>
> /**
> * Read vector register for modification, hierarchical indexing.
> */
> VecRegContainer& getWritableVecReg(const RegId& reg)
> { return actualTC->getWritableVecReg(reg); }
>
> /** Vector Register Lane Interfaces. */
> /** @{ */
> /** Reads source vector 8bit operand. */
> ConstVecLane8
> readVec8BitLaneReg(const RegId& reg) const
> { return actualTC->readVec8BitLaneReg(reg); }
>
> /** Reads source vector 16bit operand. */
> ConstVecLane16
> readVec16BitLaneReg(const RegId& reg) const
> { return actualTC->readVec16BitLaneReg(reg); }
>
> /** Reads source vector 32bit operand. */
> ConstVecLane32
> readVec32BitLaneReg(const RegId& reg) const
> { return actualTC->readVec32BitLaneReg(reg); }
>
> /** Reads source vector 64bit operand. */
> ConstVecLane64
> readVec64BitLaneReg(const RegId& reg) const
> { return actualTC->readVec64BitLaneReg(reg); }
>
> /** Write a lane of the destination vector register. */
> virtual void setVecLane(const RegId& reg,
> const LaneData<LaneSize::Byte>& val)
> { return actualTC->setVecLane(reg, val); }
> virtual void setVecLane(const RegId& reg,
> const LaneData<LaneSize::TwoByte>& val)
> { return actualTC->setVecLane(reg, val); }
> virtual void setVecLane(const RegId& reg,
> const LaneData<LaneSize::FourByte>& val)
> { return actualTC->setVecLane(reg, val); }
> virtual void setVecLane(const RegId& reg,
> const LaneData<LaneSize::EightByte>& val)
> { return actualTC->setVecLane(reg, val); }
> /** @} */
>
> const VecElem& readVecElem(const RegId& reg) const
> { return actualTC->readVecElem(reg); }
>
238a288,299
> void setVecReg(const RegId& reg, const VecRegContainer& val)
> {
> actualTC->setVecReg(reg, val);
> checkerTC->setVecReg(reg, val);
> }
>
> void setVecElem(const RegId& reg, const VecElem& val)
> {
> actualTC->setVecElem(reg, val);
> checkerTC->setVecElem(reg, val);
> }
>
335a397,416
> const VecRegContainer& readVecRegFlat(int idx) const
> { return actualTC->readVecRegFlat(idx); }
>
> /**
> * Read vector register for modification, flat indexing.
> */
> VecRegContainer& getWritableVecRegFlat(int idx)
> { return actualTC->getWritableVecRegFlat(idx); }
>
> void setVecRegFlat(int idx, const VecRegContainer& val)
> { actualTC->setVecRegFlat(idx, val); }
>
> const VecElem& readVecElemFlat(const RegIndex& idx,
> const ElemIndex& elem_idx) const
> { return actualTC->readVecElemFlat(idx, elem_idx); }
>
> void setVecElemFlat(const RegIndex& idx,
> const ElemIndex& elem_idx, const VecElem& val)
> { actualTC->setVecElemFlat(idx, elem_idx, val); }
>